KX-TDA0490XJ, KX-TDA0490X - Panasonic PBX Service Manual (repair manual). Page 18

Read Panasonic KX-TDA0490XJ / KX-TDA0490X Service Manual online

8 CIRCUIT OPERATIONS
8.1. BRIEF DESCRIPTION OF BLOCKS
Block Name
Functional Outline
Power Supply
P.S.
DC/DC Power Supply; Supply 3.3V, 1.5V, 2.5V from 15V power supply.
Power Supply +1.2V and +3.3V.
ASIC Block
RST-IC
Reset IC; Generate a reset of the PCC ASIC.
PCC-ASIC
ASIC by PCC, which controls interface between the cards of TDA100/200.
     • 
• 
• 
• Local bus controller
     • 
• 
• 
• TSW between a basic channel of the system and a local channel in the card
Operating Frequency: 16.384MHz
OSC16M
Crystal oscillator for PCC-ASIC (16.384MHz)
CARD STATUS LED
Display the status of the IP-GW16 card by LED.
Displayed in red/green.
LPR Block
LPR
LPR control the process, which receive a message from the side of backboard and
convert it to a message to the IP-Engine.
OSC12M
Oscillator for LPR (12.288MHz)
FLASH
Store the above CPU program.
1024Kbyte (512K x 16bit)
SRAM
Used as the operational data area of the CPU.
512Kbyte (256K x 16bit)
PBX-IF
DPRAM
Two-way memory for communication between the CPU of the IP-Engine and the LPR.
FPGA
Conversion logic to transfer the voice data from the PCC-ASIC to the CPU of the IP-
Engine.
IP-Engine
SH4
Control the protocol including H.323 V2 and HTTP.
XTAL16M
Crystal oscillator for SH4 (16.384MHz is planned.)
ENGINE STS
LED group indicating the status of the engine block
(ONLINE, ALARM, VoIP BUSY)
SDRAM
Memory for storing program and data
64Mbyte (16M x 16bit x 2)
BUSDRV
Buffer to divide the SH4 bus into the high speed bus and the low speed bus.
FLASH
Memory for storing program and data
The FLASH of the dual operation type is used.
8Mbyte (4M x 16bit)
DSP I/F
DSP CON
Connector to mount DSP Sub Board.Mount the LAN Interface Part including DSP on this
board.
DSP
Realization of 16-Channel and VoIP function
Supported Voice Codec Standarda: G.711, G.729A. G.723.1
Echo Cancellation
RTP/RTCP
Fax Tones Detection and Generation
DTMF Detection and Generation
OSC10M
System Clock of DSP (10MHz)
PHY
10BASE-T/100BASE-TX IEEE 802.3u fast Ethernet transceiver.
Mll and RMII configurable.
Controls the LED of LINK and DATA.
OSC50M
Quartz crystal oscillator for DSP and PHY(50MHz)
8.2. IP-Engine
Configuration :
CPU (IC400), SDRAM (IC501, IC502), Flash ROM (IC500), Source clock 16.384MHz (X400), Spread spectrum clock generator
(IC406), etc.
Function :
CPU (IC400)
     • 
• 
• 
• This generates a select signal, and reads/stores data among peripherals.
     • 
• 
• 
• This controls middle ware of G.711, G.723.1, G.729A and protocol of H.323, HTTP.
     • 
• 
• 
• Communication with the Main Board of PBX.
Spread spectrum clock generator (IC406)
     • 
• 
• 
• This generates the clock that has constant fluctuations with a central focus on X400 clock output (16.384MHz), in order to
reduce unnecessary radiation.
18
KX-TDA0490XJ / KX-TDA0490X
Page of 81
Display

Click on the first or last page to see other KX-TDA0490XJ / KX-TDA0490X service manuals if exist.