MX-M950, MX-MM1100 (serv.man10). Circuit Diagram - Sharp Copying Equipment Service Manual (repair manual). Page 108

Read Sharp MX-M950 / MX-MM1100 (serv.man10) Service Manual online

MX-M1100  CIRCUIT DIAGRAM / 回路図  2 – 105
SD_DQ5
SD_DQ6
SD_DQ7
SD_DQ8
SD_DQ9
SD_DQ13
SD_DQ12
SD_DQ11
SD_DQ10
SD_DQ15
SD_DQ14
SD_DQ0
SD_DQ2
SD_DQ1
SD_DQ4
SD_DQ3
PCI1_AD13
PCI1_CBE0
PCI1_CBE1
PCI1_CBE2
PCI1_CBE3
PCI1_IF_CBE0
PCI1_AD0
PCI1_IF_AD0
PCI1_IF_AD1
PCI1_AD1
PCI1_IF_AD2
PCI1_AD2
PCI1_IF_AD3
PCI1_AD3
PCI1_IF_AD4
PCI1_AD4
PCI1_IF_AD5
PCI1_AD5
PCI1_IF_AD6
PCI1_AD6
PCI1_IF_AD7
PCI1_AD7
PCI1_IF_AD8
PCI1_AD8
PCI1_IF_AD9
PCI1_AD9
PCI1_IF_AD10
PCI1_AD10
PCI1_IF_AD11
PCI1_AD11
PCI1_IF_AD12
PCI1_AD12
PCI1_IF_AD13
PCI1_AD13
PCI1_IF_AD14
PCI1_AD14
PCI1_IF_AD15
PCI1_AD15
PCI1_IF_AD16
PCI1_AD16
PCI1_IF_AD17
PCI1_AD17
PCI1_IF_AD18
PCI1_AD18
PCI1_IF_AD19
PCI1_AD19
PCI1_IF_AD20
PCI1_AD20
PCI1_IF_AD21
PCI1_AD21
PCI1_IF_AD22
PCI1_AD22
PCI1_IF_AD23
PCI1_AD23
PCI1_IF_AD24
PCI1_AD24
PCI1_IF_AD25
PCI1_AD25
PCI1_IF_AD26
PCI1_AD26
PCI1_IF_AD27
PCI1_AD27
PCI1_IF_AD28
PCI1_AD28
PCI1_IF_AD29
PCI1_AD29
PCI1_IF_AD30
PCI1_AD30
PCI1_IF_AD31
PCI1_AD31
PCI1_IF_AD4
PCI1_IF_AD20
PCI1_IF_AD5
PCI1_IF_AD21
PCI1_IF_AD6
PCI1_IF_AD22
PCI1_IF_AD7
PCI1_IF_AD23
PCI1_IF_AD8
PCI1_IF_AD24
PCI1_IF_AD9
PCI1_IF_AD0
PCI1_IF_AD10
PCI1_IF_AD25
PCI1_IF_AD11
PCI1_IF_AD26
PCI1_IF_AD12
PCI1_IF_AD27
PCI1_IF_AD13
PCI1_IF_AD28
PCI1_IF_AD14
PCI1_IF_AD29
PCI1_IF_AD15
PCI1_IF_AD30
PCI1_IF_AD16
PCI1_IF_AD31
PCI1_IF_AD1
PCI1_IF_AD17
PCI1_IF_AD2
PCI1_IF_AD18
PCI1_IF_AD3
PCI1_IF_AD19
PCI1_IF_CBE1
PCI1_IF_CBE2
PCI1_IF_CBE3
PCI1_IF_CBE2
PCI1_IF_CBE3
PCI1_IF_CBE0
PCI1_IF_CBE1
PCI1_IF_TRDY
PCI1_IF_STOP
PCI1_IF_IRDY
PCI1_IF_FRAME
PCI1_IF_DEVSEL
PCI1_IF_PAR
PCI1_IF_PERR
PCI1_IF_TRDY
PCI1_IF_STOP
PCI1_IF_IRDY
PCI1_IF_DEVSEL
PCI1_IF_FRAME
PCI1_IF_PAR
PCI1_IF_SERR
PCI1_IF_PERR
DGND
DGND
+3.3V
IF_PCI1_CLK
(5)
nPCI1_RST
(7,17,24,36)
PCI1_AD[31:0]
(13,17,24,36)
PCI1_CBE[3:0]
(13,17,24,36)
IF_GNT
(13)
PCI1_FRAME
(13,17,24,36)
PCI1_DEVSEL
(13,17,24,36)
PCI1_IRDY
(13,17,24,36)
PCI1_TRDY
(13,17,24,36)
PCI1_PAR
(13,17,24,36)
PCI1_STOP
(13,17,24,36)
PCI1_PERR
(13,17,24,36)
PCI1_SERR
(13,17,24,36)
8
1
7
2
6
3
5
4
BR39
56Jx4
BR39
56Jx4
8
1
7
2
6
3
5
4
BR76
56Jx4
BR76
56Jx4
8
1
7
2
6
3
5
4
BR36
56Jx4
BR36
56Jx4
R1047
56J
R1047
56J
8
1
7
2
6
3
5
4
BR63
47KJx4
BR63
47KJx4
R1046
560F
R1046
560F
R107
56J
R107
56J
R1081
56J
R1081
56J
8
1
7
2
6
3
5
4
BR18
56Jx4
BR18
56Jx4
8
1
7
2
6
3
5
4
BR75
56Jx4
BR75
56Jx4
R1059
56J
R1059
56J
R1070
56J
R1070
56J
R167
56J
R167
56J
8
1
7
2
6
3
5
4
BR21
56Jx4
BR21
56Jx4
R1048
56J
R1048
56J
R159
56J
R159
56J
8
1
7
2
6
3
5
4
BR62
47KJx4
BR62
47KJx4
PCI_AD[0]
B08
PCI_AD[1]
A08
PCI_AD[2]
D09
PCI_AD[3]
C09
PCI_AD[4]
C10
PCI_AD[5]
B10
PCI_AD[6]
A10
PCI_AD[7]
C12
PCI_AD[8]
B09
PCI_AD[9]
C11
PCI_AD[10]
D11
PCI_AD[11]
B11
PCI_AD[12]
A11
PCI_AD[13]
D12
PCI_AD[14]
B12
PCI_AD[15]
A12
PCI_AD[16]
D16
PCI_AD[17]
C16
PCI_AD[18]
B17
PCI_AD[19]
C17
PCI_AD[20]
A18
PCI_AD[21]
B18
PCI_AD[22]
C18
PCI_AD[23]
A19
PCI_AD[24]
A17
PCI_AD[25]
D18
PCI_AD[26]
B19
PCI_AD[27]
D19
PCI_AD[28]
C19
PCI_AD[29]
A20
PCI_AD[30]
B20
PCI_AD[31]
D20
PCI_CBE[0]
A09
PCI_CBE[1]
C13
PCI_CBE[2]
B16
PCI_CBE[3]
C20
PCI_CLK
C08
PCI_IDSEL
A16
PCI_M66EN
C07
PCI_PAR
A13
XPCI_DEVSEL
A14
XPCI_FRAME
B15
XPCI_GNT
B21
XPCI_IRDY
C15
XPCI_PERR
B13
XPCI_RST
B07
XPCI_STOP
A15
XPCI_TRDY
D15
SDDQ[0]
V24
SDDQ[1]
U24
SDDQ[2]
T24
SDDQ[3]
T23
SDDQ[4]
R24
SDDQ[5]
R23
SDDQ[6]
P24
SDDQ[7]
N24
SDDQ[8]
R25
SDDQ[9]
R26
SDDQ[10]
T25
SDDQ[11]
T26
SDDQ[12]
U25
SDDQ[13]
U26
SDDQ[14]
V25
SDDQ[15]
V26
XPCI_INT
XPCI_PM
XPCI_REQ
XPCI_SER
SDA[0
SDA[1
SDA[2
SDA[3
SDA[4
SDA[5
SDA[6
SDA[7
SDA[8
SDA[9
SDA[10
SDA[11
SDA[12
SDBA[0
SDBA[1
SDCK
SDCL
XSDCA
XSDC
SDDQM
XSDRA
XSDW
IF ASIC 4/5
PCI 2.2
SDRAM I/F
IC18D
IF_ASIC
<Implementation Path>
SDRAM I/F
IC18D
IF_ASIC
R1089
56J
R1089
56J
R162
100J
R162
100J
8
1
7
2
6
3
5
4
BR52
56Jx4
BR52
56Jx4
R1076
56J
R1076
56J
8
1
7
2
6
3
5
4
BR74
56Jx4
BR74
56Jx4
8
1
7
2
6
3
5
4
BR65
47KJx4
BR65
47KJx4
CP148
CP148
8
1
7
2
6
3
5
4
BR46
56Jx4
BR46
56Jx4
C1105
100pF(CH)
C1105
100pF(CH)
R1062
56J
R1062
56J
C60
1000pF(B)
C60
1000pF(B)
8
1
7
2
6
3
5
4
BR16
56Jx4
BR16
56Jx4
8
1
7
2
6
3
5
4
BR42
56Jx4
BR42
56Jx4
8
1
7
2
6
3
5
4
BR64
47KJx4
BR64
47KJx4
R1051
56J
R1051
56J
8
1
7
2
6
3
5
4
BR77
56Jx4
BR77
56Jx4
8
8
7
7
6
6
5
5
D
C
B
A
MFPC PWB (IF ASIC : PCI, SDRAM IF)
Page of 127
Display

Click on the first or last page to see other MX-M950 / MX-MM1100 (serv.man10) service manuals if exist.