55LEX8-ZA (CHASSIS:LD03S) - LG TV Service Manual (repair manual). Page 21

Read LG 55LEX8-ZA (CHASSIS:LD03S) Service Manual online

THE    SYMBOL MARK OF THIS SCHEMETIC DIAGRAM INCORPORATES
SPECIAL FEATURES IMPORTANT FOR PROTECTION FROM X-RADIATION.
FILRE AND ELECTRICAL SHOCK HAZARDS, WHEN SERVICING IF IS 
ESSENTIAL THAT ONLY MANUFATURES SPECFIED PARTS BE USED FOR
THE CRITICAL COMPONENTS IN THE    SYMBOL MARK OF THE SCHEMETIC.
DDR1_DQS1
004:H3
DDR0_CLKb
0 0 4 : C 7 ; 0 0 4 : C 4
DDR0_VREF0
DDR1_CLK
0 0 4 : A 7 ; 0 0 4 : F 4
DDR01_CASb
0.1uF
C477
470pF
C479
0.1uF
C455
DDR01_CASb
0.047uF
C441
0 . 1 u F
C466
DDR1_A[4-6]
100
1%
R407
0 . 1 u F
C491
0.047uF
C482
DDR01_BA2
DDR01_BA0
75
R409
0.1uF
C406
DDR01_WEb
D1.8V
DDR0_DQS1b
0 0 4 : E 3
DDR01_A[0-3,7-13]
DDR01_BA0
75
AR408
DDR01_BA1
0.047uF
C478
470pF
C409
D1.8V
DDR01_BA0
DDR1_DQ[0-7]
DDR0_DM0
0 0 4 : E 6
DDR01_WEb
DDR01_CKE
0 . 1 u F
C492
DDR01_BA2
470pF
C464
DDR0_DQS0
004:A4
DDR01_CASb
DDR1_DQS0
004:A4
75
AR403
DDR01_A[7-13]
DDR0_DQ[0-7] 004:B6
DDR01_BA1
D1.8V
DDR01_CKE
DDR01_A[0-3,7-13]
0.1uF
C442
DDR01_CASb
DDR01_BA1
DDR01_A[0-3]
DDR01_WEb
DDR01_BA1
DDR01_WEb
DDR01_WEb
DDR01_CKE
DDR1_DQS0
004:H6
D1.8V
DDR01_BA2
DDR01_BA0
470pF
C453
DDR01_RASb
0.047uF
C445
DDR1_DQ[0-7]
004:B5
DDR1_CLK
0 . 1 u F
C403
DDR01_BA2
470pF
C408
OPT
0.047uF
C465
75
R410
DDR01_ODT
0.1uF
C415
DDR01_WEb
75
AR404
470pF
C463
0.047uF
C471
DDR01_BA0
DDR01_BA0
DDR0_VREF0
0.047uF
C460
DDR0_DQS1
0 0 4 : E 3
0 . 1 u F
C493
DDR01_WEb
0.1uF
C459
470pF
C402
OPT
75
R408
75
AR409
DDR01_BA1
DDR0_DM1
0 0 4 : E 3
DDR1_CLK
0 0 4 : F 7 ; 0 0 4 : F 4
DDR0_A[4-6]
DDR01_BA0
DDR01_CASb
DDR0_A[4-6]
75
AR407
0.047uF
C456
DDR01_BA2
DDR0_CLK
0 0 4 : A 7 ; 0 0 4 : C 7
DDR1_DQ[8-15]
DDR_VTT
DDR01_BA1
DDR1_DQS0b
004:A3
DDR01_CKE
0 0 4 : A 7 ; 0 0 4 : C 7 ; 0 0 4 : F 7 ; 0 0 4 : F 4
DDR01_CKE
DDR0_CLKb
0 0 4 : A 7 ; 0 0 4 : C 4
470pF
C440
75
R404
DDR01_RASb
0.1uF
C481
DDR01_ODT
470pF
C470
DDR0_DQ[0-7]
470pF
C400
DDR0_CLKb
0 0 4 : A 7 ; 0 0 4 : C 7
DDR1_DQS1b
004:A3
75
AR406
DDR01_ODT
D1.8V
0 . 1 u F
C484
DDR0_DM0
004:A4
DDR1_A[4-6]
0 0 4 : B 6 ; 0 0 4 : F 6 ; 0 0 4 : I 7
470pF
C461
DDR01_ODT
DDR0_DQ[8-15]
DDR1_VREF0
DDR01_BA1
DDR01_A[0-3,7-13]
0 . 1 u F
C450
DDR01_ODT
0 0 4 : A 7 ; 0 0 4 : C 5 ; 0 0 4 : C 2 ; 0 0 4 : F 2 ; 0 0 4 : I 4 ; 0 0 4 : I 6
DDR01_RASb
DDR1_CLKb
0 0 4 : F 7 ; 0 0 4 : F 4
DDR01_RASb
470pF
C462
D1.8V
DDR01_RASb
0 . 1 u F
C467
0.1uF
C446
DDR01_A[0-3,7-13]
DDR1_A[4-6]
0 0 4 : B 6 ; 0 0 4 : F 3 ; 0 0 4 : I 7
75
AR401
DDR01_A[0-3,7-13]
DDR1_DM1
004:H3
DDR0_DQS1b
004:A4
DDR1_DQS1b
004:H3
DDR1_DQS1
004:A3
DDR01_ODT
DDR0_DM1
004:A4
470pF
C495
DDR01_BA2
D1.8V
DDR0_CLK
0 0 4 : A 7 ; 0 0 4 : C 4
DDR0_DQS0
0 0 4 : E 6
0.1uF
C468
0 . 1 u F
C404
DDR01_RASb
470pF
C452
DDR1_CLKb
0 0 4 : A 7 ; 0 0 4 : F 4
0 . 1 u F
C449
DDR0_A[4-6]
DDR0_DQ[8-15]
22uF
C475
22uF
C451
100
1%
R406
DDR0_DQS0b
004:A4
DDR_VTT
0 . 1 u F
C483
470pF
C457
DDR01_RASb
DDR1_CLKb
240
1%
R412
470pF
C444
0 . 1 u F
C494
DDR1_DM0
004:H6
DDR01_CASb
A1.2V
DDR0_CLK
0 0 4 : C 7 ; 0 0 4 : C 4
75
AR405
0.1uF
C472
DDR1_DM1
004:A4
75
AR400
DDR1_DQS0b
004:H6
75
AR402
DDR1_DM0
004:A4
DDR0_A[4-6]
DDR1_A[4-6]
DDR1_DQ[8-15]
004:B5
DDR0_DQS0b
0 0 4 : E 6
0
OPT
R411
DDR01_ODT
DDR1_VREF0
DDR01_BA2
DDR0_DQS1
004:A4
10uF
C473
10uF
C476
10uF
C454
10uF
C448
10uF
C469
10uF
C443
10uF
C480
10uF
C458
1uF
C401
1uF
C410
1uF
C407
1uF
C405
10uF
C474
10uF
C447
0 . 1 u F
C496
0 . 1 u F
C497
0 . 1 u F
C498
0 . 1 u F
C490
0 . 1 u F
C487
0 . 1 u F
C486
0 . 1 u F
C488
0 . 1 u F
C485
0 . 1 u F
C489
0 . 1 u F
C499
0 . 1 u F
C421
DDR01_CKE
DDR01_CKE
220
R417
0 . 1 u F
16V
C412
10uF
10V
C417
10uF
10V
C419
DDR1_VREF0
10uF
10V
C416
1uF
10V
C418
0.1uF
1
6
V
C414
DDR_VTT
10K
R418
1uF
10V
C422
D3.3V
0 . 1 u F
16V
C413
D1.8V
10uF
10V
C423
0 . 1 u F
16V
C411
BD35331F-E2 
IC404
3
VTTS
2
EN
4
VREF
1
GND
5
VDDQ
6
VCC
7
VTT_IN
8
VTT
0 . 1 u F
16V
C420
DDR0_VREF0
NT5TU128M8DE_BD
IC403
CK
E8
CK
F8
CKE
F2
RAS
F7
CAS
G7
WE
F3
CS
G8
BA0
G2
BA1
G3
NC_1/BA2
G1
A0
H8
A1
H3
A2
H7
A3
J 2
A4
J 8
A5
J 3
A6
J 7
A7
K2
A8
K8
A9
K3
A10/AP
H2
A11
K7
A12
L2
A13
L8
NC_2/A14
L3
NC_3/A15
L7
ODT
F9
DQ0
C8
DQ1
C2
DQ2
D7
DQ3
D3
DQ4
D1
DQ5
D9
DQ6
B1
DQ7
B9
DQS
B7
DQS
A8
DM/RDQS
B3
NU/RDQS
A2
VDDQ_1
A9
VDDQ_2
C1
VDDQ_3
C3
VDDQ_4
C7
VDDQ_5
C9
VDD_1
A1
VDD_2
L1
VDD_3
E9
VDD_4
H9
VSSQ_1
A7
VSSQ_2
B2
VSSQ_3
B8
VSSQ_4
D2
VSSQ_5
D8
VSS_1
A3
VSS_2
E3
VSS_3
J 1
VSS_4
K9
VREF
E2
VDDL
E1
VSSDL
E7
NT5TU128M8DE_BD
IC402
CK
E8
CK
F8
CKE
F2
RAS
F7
CAS
G7
WE
F3
CS
G8
BA0
G2
BA1
G3
NC_1/BA2
G1
A0
H8
A1
H3
A2
H7
A3
J 2
A4
J 8
A5
J 3
A6
J 7
A7
K2
A8
K8
A9
K3
A10/AP
H2
A11
K7
A12
L2
A13
L8
NC_2/A14
L3
NC_3/A15
L7
ODT
F9
DQ0
C8
DQ1
C2
DQ2
D7
DQ3
D3
DQ4
D1
DQ5
D9
DQ6
B1
DQ7
B9
DQS
B7
DQS
A8
DM/RDQS
B3
NU/RDQS
A2
VDDQ_1
A9
VDDQ_2
C1
VDDQ_3
C3
VDDQ_4
C7
VDDQ_5
C9
VDD_1
A1
VDD_2
L1
VDD_3
E9
VDD_4
H9
VSSQ_1
A7
VSSQ_2
B2
VSSQ_3
B8
VSSQ_4
D2
VSSQ_5
D8
VSS_1
A3
VSS_2
E3
VSS_3
J 1
VSS_4
K9
VREF
E2
VDDL
E1
VSSDL
E7
NT5TU128M8DE_BD
IC401
CK
E8
CK
F8
CKE
F2
RAS
F7
CAS
G7
WE
F3
CS
G8
BA0
G2
BA1
G3
NC_1/BA2
G1
A0
H8
A1
H3
A2
H7
A3
J 2
A4
J 8
A5
J 3
A6
J 7
A7
K2
A8
K8
A9
K3
A10/AP
H2
A11
K7
A12
L2
A13
L8
NC_2/A14
L3
NC_3/A15
L7
ODT
F9
DQ0
C8
DQ1
C2
DQ2
D7
DQ3
D3
DQ4
D1
DQ5
D9
DQ6
B1
DQ7
B9
DQS
B7
DQS
A8
DM/RDQS
B3
NU/RDQS
A2
VDDQ_1
A9
VDDQ_2
C1
VDDQ_3
C3
VDDQ_4
C7
VDDQ_5
C9
VDD_1
A1
VDD_2
L1
VDD_3
E9
VDD_4
H9
VSSQ_1
A7
VSSQ_2
B2
VSSQ_3
B8
VSSQ_4
D2
VSSQ_5
D8
VSS_1
A3
VSS_2
E3
VSS_3
J 1
VSS_4
K9
VREF
E2
VDDL
E1
VSSDL
E7
NT5TU128M8DE_BD
IC400
CK
E8
CK
F8
CKE
F2
RAS
F7
CAS
G7
WE
F3
CS
G8
BA0
G2
BA1
G3
NC_1/BA2
G1
A0
H8
A1
H3
A2
H7
A3
J 2
A4
J 8
A5
J 3
A6
J 7
A7
K2
A8
K8
A9
K3
A10/AP
H2
A11
K7
A12
L2
A13
L8
NC_2/A14
L3
NC_3/A15
L7
ODT
F9
DQ0
C8
DQ1
C2
DQ2
D7
DQ3
D3
DQ4
D1
DQ5
D9
DQ6
B1
DQ7
B9
DQS
B7
DQS
A8
DM/RDQS
B3
NU/RDQS
A2
VDDQ_1
A9
VDDQ_2
C1
VDDQ_3
C3
VDDQ_4
C7
VDDQ_5
C9
VDD_1
A1
VDD_2
L1
VDD_3
E9
VDD_4
H9
VSSQ_1
A7
VSSQ_2
B2
VSSQ_3
B8
VSSQ_4
D2
VSSQ_5
D8
VSS_1
A3
VSS_2
E3
VSS_3
J 1
VSS_4
K9
VREF
E2
VDDL
E1
VSSDL
E7
0.1uF
C427
OPT
0.1uF
C
4
2
8
OPT
DDR1_VREF0
DDR0_VREF0
0
R415
0
R414
LGE3556CP (C0 3D PIP)
IC100
DDR_BVDD0
A6
DDR_BVDD1
A24
DDR_BVSS0
B7
DDR_BVSS1
B24
DDR_PLL_TEST
F20
DDR_PLL_LDO
B23
DDR01_CKE
B17
DDR_COMP
C22
DDR01_ODT
E16
DDR_EXT_CLK
C23
DDR0_CLK
B12
DDR0_CLKB
C12
DDR1_CLK
A13
DDR1_CLKB
A12
DDR01_A00
B15
DDR01_A01
E14
DDR01_A02
A15
DDR01_A03
D15
DDR0_A04
E13
DDR0_A05
E12
DDR0_A06
F13
DDR01_A07
C14
DDR01_A08
F14
DDR01_A09
B14
DDR01_A10
D14
DDR01_A11
C13
DDR01_A12
D13
DDR01_A13
B13
DDR1_A04
F15
DDR1_A05
C15
DDR1_A06
D16
DDR01_BA0
F16
DDR01_BA1
B16
DDR01_BA2
E15
DDR01_CASB
A17
DDR0_DQ00
A8
DDR0_DQ01
B11
DDR0_DQ02
B8
DDR0_DQ03
D11
DDR0_DQ04
E11
DDR0_DQ05
C8
DDR0_DQ06
C11
DDR0_DQ07
C9
DDR0_DQ08
D8
DDR0_DQ09
E10
DDR0_DQ10
E9
DDR0_DQ11
F11
DDR0_DQ12
F12
DDR0_DQ13
E8
DDR0_DQ14
D10
DDR0_DQ15
F8
DDR1_DQ00
C18
DDR1_DQ01
C20
DDR1_DQ02
A18
DDR1_DQ03
B21
DDR1_DQ04
C21
DDR1_DQ05
B18
DDR1_DQ06
B20
DDR1_DQ07
D18
DDR1_DQ08
E18
DDR1_DQ09
D21
DDR1_DQ10
F18
DDR1_DQ11
E20
DDR1_DQ12
A22
DDR1_DQ13
F17
DDR1_DQ14
B22
DDR1_DQ15
E17
DDR0_DM0
A10
DDR0_DM1
C10
DDR1_DM0
A20
DDR1_DM1
F19
DDR0_DQS0
B10
DDR0_DQS0B
B9
DDR0_DQS1
F10
DDR0_DQS1B
F9
DDR1_DQS0
B19
DDR1_DQS0B
C19
DDR1_DQS1
E19
DDR1_DQS1B
D19
DDR01_RASB
C16
DDR_VREF0
A7
DDR_VREF1
A23
DDR01_WEB
C17
DDR_VDDP1P8_1
C7
DDR_VDDP1P8_2
D22
10uF
16V
C425
10uF
16V
C426
DDR01_A[12]
DDR01_A[0]
DDR01_A[8]
DDR0_A[6]
DDR1_DQ[15]
DDR01_A[1]
DDR1_DQ[7]
DDR01_A[2]
DDR01_A[2]
DDR01_A[9]
DDR01_A[1]
DDR1_DQ[0]
DDR1_DQ[5]
DDR0_DQ[7]
DDR1_DQ[11]
DDR1_DQ[8]
DDR01_A[10]
DDR0_DQ[6]
DDR1_A[5]
DDR0_DQ[9]
DDR01_A[12]
DDR1_DQ[7]
DDR01_A[3]
DDR1_DQ[15]
DDR0_A[6]
DDR1_DQ[9]
DDR1_A[5]
DDR0_DQ[5]
DDR01_A[7]
DDR0_DQ[10]
DDR01_A[10]
DDR1_DQ[8]
DDR01_A[11]
DDR1_DQ[4]
DDR0_DQ[11]
DDR0_A[4]
DDR1_DQ[0]
DDR1_A[5]
DDR0_DQ[4]
DDR01_A[7]
DDR0_A[5]
DDR01_A[1]
DDR0_DQ[1]
DDR0_DQ[2]
DDR1_DQ[14]
DDR01_A[7]
DDR01_A[8]
DDR01_A[0]
DDR01_A[2]
DDR0_A[5]
DDR1_A[4]
DDR01_A[3]
DDR0_A[6]
DDR0_A[6]
DDR1_DQ[13]
DDR01_A[13]
DDR01_A[10]
DDR1_A[6]
DDR1_A[4]
DDR01_A[11]
DDR0_DQ[5]
DDR01_A[3]
DDR01_A[9]
DDR0_DQ[7]
DDR01_A[0]
DDR1_A[6]
DDR0_DQ[10]
DDR01_A[2]
DDR1_DQ[5]
DDR01_A[8]
DDR0_DQ[4]
DDR01_A[12]
DDR01_A[1]
DDR0_DQ[14]
DDR01_A[12]
DDR01_A[9]
DDR01_A[9]
DDR0_DQ[14]
DDR01_A[3]
DDR01_A[13]
DDR01_A[12]
DDR0_DQ[13]
DDR01_A[7]
DDR0_DQ[11]
DDR01_A[10]
DDR1_DQ[10]
DDR01_A[9]
DDR01_A[10]
DDR1_DQ[12]
DDR0_A[5]
DDR0_DQ[2]
DDR01_A[7]
DDR0_DQ[3]
DDR1_DQ[4]
DDR01_A[11]
DDR1_DQ[2]
DDR1_DQ[13]
DDR1_A[4]
DDR01_A[8]
DDR0_DQ[0]
DDR1_DQ[1]
DDR01_A[0]
DDR01_A[11]
DDR01_A[11]
DDR01_A[0]
DDR0_A[4]
DDR01_A[10]
DDR01_A[12]
DDR1_A[6]
DDR01_A[11]
DDR0_A[4]
DDR01_A[2]
DDR01_A[13]
DDR01_A[0]
DDR1_DQ[10]
DDR1_DQ[14]
DDR0_DQ[9]
DDR1_DQ[1]
DDR01_A[3]
DDR1_A[6]
DDR0_A[4]
DDR0_DQ[15]
DDR01_A[8]
DDR01_A[10]
DDR01_A[11]
DDR01_A[1]
DDR0_DQ[15]
DDR1_DQ[12]
DDR01_A[13]
DDR0_DQ[12]
DDR1_DQ[3]
DDR0_DQ[1]
DDR01_A[8]
DDR0_DQ[8]
DDR1_DQ[11]
DDR0_DQ[12]
DDR01_A[7]
DDR01_A[13]
DDR01_A[7]
DDR0_DQ[0]
DDR0_DQ[8]
DDR0_DQ[13]
DDR01_A[13]
DDR1_DQ[2]
DDR1_DQ[9]
DDR1_DQ[6]
DDR01_A[1]
DDR1_A[5]
DDR01_A[13]
DDR0_DQ[3]
DDR01_A[2]
DDR01_A[2]
DDR01_A[0]
DDR1_DQ[3]
DDR01_A[12]
DDR0_DQ[6]
DDR01_A[9]
DDR1_DQ[6]
DDR01_A[9]
DDR01_A[3]
DDR01_A[8]
DDR01_A[3]
DDR01_A[1]
DDR0_A[5]
DDR1_A[4]
4
HONG YEON HYUK
C l o s e   t o   I C
C l o s e   t o   I C
C l o s e   t o   I C
C l o s e   t o   I C
S I
S I
P I
* DDR_VTT
2 0 0 9 . 0 6 . 1 8
DDR Memory
BCM (EUROBBTV)
Page of 57
Display

Click on the first or last page to see other 55LEX8-ZA (CHASSIS:LD03S) service manuals if exist.